Please use this identifier to cite or link to this item:
http://www.ptolomeo.unam.mx:8080/xmlui/handle/132.248.52.100/8475
Title: | Taller de redes (LAN) de microcomputadoras |
Authors: | Magaña Carrillo, Juan F. Magaña Cisneros, Saúl S. Magaña C., Juan Carlos Núñez Castro, Alejandro |
Keywords: | plataforma servidores supervisor aplicaciones conectividad |
Issue Date: | Jun-1992 |
Abstract: | Sun Microsystems ha diseñado la arquitectura RISC, Llamada SPARC (Scalable Processor ARChitecture) o Arquitectura de Procesador Escalabre, en que se enfatiza una amplia gama de aplicaciones tanto para máquinas pequeñas o grandes. El estándar SPARC es un sistema de arquitectura abierta, es decir, el diseño y sus especificaciones han sido publicadas permitiendo hoy en día diversos diseños de procesadores y muchas computadoras basadas en el diseño SPARC. El termino escalabre se refiere al tamaño de las líneas del chip del procesador, debido al que el set de instrucciones del procesador es bajo (alrededor de un 10% del procesador normal de tecnología CISC por ejemplo el Intel 8087), se facilita la construcción del procesador y como la tecnología es abierta existen muchos fabricantes para este tipo de procesadores. |
URI: | http://132.248.52.100:8080/xmlui/handle/132.248.52.100/8475 |
Appears in Collections: | Colección Tecnologías de Información y Telecomunicaciones |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
decd_1236.pdf | 5.71 MB | Adobe PDF | ![]() View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.