Please use this identifier to cite or link to this item: http://www.ptolomeo.unam.mx:8080/xmlui/handle/RepoFi/18569
Full metadata record
DC FieldValueLanguage
dc.contributor.authorPérez Vicente, Israel-
dc.date.accessioned2023-08-16T16:21:01Z-
dc.date.available2023-08-16T16:21:01Z-
dc.identifier.urihttp://www.ptolomeo.unam.mx:8080/xmlui/handle/RepoFi/18569-
dc.descriptionSe presenta el diseño de una computadora en un FPGA con capacidad para almacenar imágenes provenientes de un sensor de imagen CMOS y que incluya las interfaces necesarias para comunicarse con la computadora principal de un satélite del estándar CubeSat, empleando para ello bloques IP y un procesador soft. Se emplea una memoria SDRAM DDR3 con su respectivo controlador como medio de almacenamiento por sus características en cuanto a velocidad de transferencia y su relación en capacidad de almacenamiento/costo.es_ES
dc.description.abstractTesis de licenciatura como requisito de titulacion. Desarrollo de una computadora embebida en FPGA usando bloques IP, que incluye una interfaz para conectar un sensor de imagen CMOS y un controlador para memoria SDRAM DDR3.es_ES
dc.language.isoeses_ES
dc.subjectMicrocontroladoreses_ES
dc.subjectDispositivos de almacenamientoes_ES
dc.subjectDispositivos electrónicos programableses_ES
dc.subjectComputadorases_ES
dc.subjectSensor de imagenes_ES
dc.titleDiseño de una computadora de a bordo en un FPGA para un sistema de percepción remota de imágenes de un satélite bajo el estándar CubeSates_ES
dc.typeTesises_ES
dc.director.trabajoescritoDe la Rosa Nieves, Saúl-
dc.carrera.ingenieriaIngeniería eléctrica y electrónicaes_ES
Appears in Collections:Tesis 2023

Files in This Item:
File Description SizeFormat 
Tesis.pdf15.7 MBAdobe PDFView/Open
Portada.pdf116.04 kBAdobe PDFView/Open
FEX-3.pdf197.65 kBAdobe PDFView/Open
Encuesta.pdf51.65 kBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.