Please use this identifier to cite or link to this item:
http://www.ptolomeo.unam.mx:8080/xmlui/handle/RepoFi/19512
Title: | Diseño y descripción en VHDL de una IP para una interfaz SPI con técnicas de tolerancia a fallas para aplicaciones en sistemas espaciales |
Authors: | Martínez Campistrano, Juan Misael |
Keywords: | SPI FPGA AXI4 Lite TMR VHDL RTL Descripción de hardware |
Abstract: | Se describe y diseña un modulo SPI, el cual es un protocolo de comunicación utilizado para transferencia de datos en dispositivos electrónicos. Se aplica protección a dicha descripción mediante técnicas de tolerancia a fallas debido a que se tiene pensando utilizar para sistemas espaciales. |
Description: | Esta tesis describe el proceso de la creación de un módulo SPI en VHDL a bajo nivel. También se aborda el uso de interfaz AXI4 Lite para integrar el módulo SPI Por ultimo, se protege el hardware con técnicas de tolerancia a fallas. |
URI: | http://www.ptolomeo.unam.mx:8080/xmlui/handle/RepoFi/19512 |
Appears in Collections: | Tesis 2024 |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
Tesis.pdf | 4.32 MB | Adobe PDF | View/Open | |
Portada.pdf | 469.65 kB | Adobe PDF | View/Open | |
FEX-3.pdf | 688.07 kB | Adobe PDF | View/Open | |
Encuesta.pdf | 127.78 kB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.