Mostrar el registro sencillo del ítem
dc.contributor.author | Martínez Campistrano, Juan Misael | |
dc.date.accessioned | 2024-11-22T17:40:43Z | |
dc.date.available | 2024-11-22T17:40:43Z | |
dc.identifier.uri | http://www.ptolomeo.unam.mx:8080/xmlui/handle/RepoFi/19512 | |
dc.description | Esta tesis describe el proceso de la creación de un módulo SPI en VHDL a bajo nivel. También se aborda el uso de interfaz AXI4 Lite para integrar el módulo SPI Por ultimo, se protege el hardware con técnicas de tolerancia a fallas. | es_ES |
dc.description.abstract | Se describe y diseña un modulo SPI, el cual es un protocolo de comunicación utilizado para transferencia de datos en dispositivos electrónicos. Se aplica protección a dicha descripción mediante técnicas de tolerancia a fallas debido a que se tiene pensando utilizar para sistemas espaciales. | es_ES |
dc.language.iso | es | es_ES |
dc.subject | SPI | es_ES |
dc.subject | FPGA | es_ES |
dc.subject | AXI4 Lite | es_ES |
dc.subject | TMR | es_ES |
dc.subject | VHDL | es_ES |
dc.subject | RTL | es_ES |
dc.subject | Descripción de hardware | es_ES |
dc.title | Diseño y descripción en VHDL de una IP para una interfaz SPI con técnicas de tolerancia a fallas para aplicaciones en sistemas espaciales | es_ES |
dc.type | Tesis | es_ES |
dc.director.trabajoescrito | de la Rosa Nieves, Saúl | |
dc.carrera.ingenieria | Ingeniería eléctrica y electrónica | es_ES |